ARM 코어 기반 반도체 설계 제어 전문가 과정/CUSTOM IC ONE CHIP19 [CUSTOM IC ONE CHIP] Layout-2 (13) 2025-04-18Layout이제부터 Layout 최소화를 위해서는 path를 잘 정하는 것이 중요하다.입력 Cont는 계단식으로 하는 것이 최소화에 유리하며, 상향식, 하향식은 달라질 수 있다.VOUT은 가능한 오른쪽 Cont인 것이 최소화에 유리하다.직렬 구조의 MOS는 VOUT이 가장 오른쪽인 경로로 정한다. EX) A > B > C경로의 시작점은 VOUT이 가장 우측으로 가게 정한다CMOS 3NANDSchematic & LayoutLayout 순서nMOS가 직렬 구조 이므로 VOUT이 가장 우측으로 가기 위해서는 C > B > A를 경로로 한다.pMOS는 VDD부터 시작하게 한다.Schematic에 맞게 배선 연결을 한다.현재 VOUT 배선은 pMOS는 2, 4번 nMOS는 4번 Cont(좌측부터.. 2025. 4. 18. [CUSTOM IC ONE CHIP] Layout (12) 2025-04-17에러 검증LVS (LAYOUT VS SCHEMATIC) : 작성한 Layout이 Schematic과 일치하는지 검증DRC(DESIGN RULE CHECK) : 작성한 Layout이 Design Rule(공정 규칙)을 잘 지켰는지 검증 EX) Metal - Metal : 0.12um, Poly - Oxide : 0.1um 등CMOS NOTSchematic & Layout현재 pMOS는 Nwell이 존재하고 nMOS는 소스와 드레인에 해당하는 n+층이 존재한다.즉 p substrate는 검은 바탕 전체를 의미한다.Layout 순서먼저 Schematic에 맞게 p,nMOS를 위 아래로 배치한다.Schematic에 맞게 배선 연결을 한다. Contact은 좌측을 소스 우측을 드레인으로 가정한다.. 2025. 4. 17. [CUSTOM IC ONE CHIP] CMOS Schematic (11) 2025-04-16https://whehdud2.tistory.com/5/ [CUSTOM IC ONE CHIP] NAND,INVERTER (05)2025-04-11VIRTUOSOInverter 출력 파형 해석입력이 0일 경우 pMOS, 1인 경우 nMOS가 ON 된다.이 때문에 출력이 변하는 순간의 좌측 구간이 pMOS, 우측이 nMOS 구간이 된다.정상 작동을 위해서는 두 구간의 범위whehdud2.tistory.com- pMOS 의 WIDTH 값을 구하는 과정은 위 과정에서 설명되어 있습니다.CMOS 2NOR2NOR SchematicnMOS W : 1u, pMOS W : WIDTHSymbolTest SchematicSimulationWIDTH (1 ~ 10u, 1u)WIDTH (3 ~ 4u, 0.1u.. 2025. 4. 16. [CUSTOM IC ONE CHIP] Channel Length Modulation (10) 2025-04-11Channel Length Modulationpinch-off 영역에서 Vds 가 증가하게 되면 채널 길이가 짧아지는 효과가 생긴다.이로 인해서 전류가 증가하는 현상이 생긴다. (전류는 채널 길이에 반비례)즉 기존에 포화영역에서 Vds와 무관하던 전류식이 위와 같이 변하게 된다.이때 파라미터 lamda는 채널 길이에 반비례한다.이로인해 Vds가 같더라도 기존 채널이 작은 MOSFET일 수록 전류 증가가 커진다.사진 출처 : 각 사진 클릭시 이동 2025. 4. 14. [CUSTOM IC ONE CHIP] Body Effect (09) MOSFET Body EffectBody Effect란 Vb에 의해서 Vth를 변조할 수 있는 것을 말한다.Body에 - 전압을 인가한 경우 소스, 드레인과 바디는 reverse bias 상태가 된다. 이렇게 되면 depletion 영역이 증가하게 되고, 이로 인해 Vth가 증가하게 된다.Body에 + 전압을 인가한 경우 소스, 드레인과 바디는 forward bias 상태가 된다. 이렇게 되면 depletion 영역이 감소하게 되고, 이로 인해 Vth가 감소하게 된다.사진 출처 : 각 사진 클릭시 이동 2025. 4. 14. [CUSTOM IC ONE CHIP] MOSFET Operation (08) 2025-04-11MOSFET Operation1. CutoffVgs 이때는 channel이 형성되지 않기 때문에 전류가 흐르지 않는다.2. Linear(Triode)Vgs > Vth, Vgs - Vth > Vds 인 경우이때 전류식은 위처럼 표현된다.3. SaturationVgs > Vth, Vgs - Vth ≤ Vds 인 경우Vgs - Vth = Vds인 Vds를 Vds.sat이라 표현한다.이때 전류식은 위처럼 표현돤다. Vds와는 무관한 식으로 변한다.이 Vds.sat 이후 영역에서는 채널이 끊어지는 pinch-off 현상이 발생한다.I-V Curve위 그래프는 Vgs 증가에 따른 I-V Curve이다.Vgs가 증가할수록 전류가 증가하며, Linear 영역이 증가하는 것을 볼 수 있다.점선은 각 V.. 2025. 4. 14. 이전 1 2 3 4 다음